# Санкт-Петербургский политехнический университет Петра Великого Институт компьютерных наук и кибербезопасности Высшая школа компьютерных технологий и информационных систем

### Отчёт по лабораторной работе № 5

Дисциплина: Автоматизация проектирования дискретных устройств (на английском языке).

| Выполнил студент гр. 5130901/10101 | (подпись) | _ Д.Л. Симоновский                 |
|------------------------------------|-----------|------------------------------------|
| Руководитель                       | (подпись) | _ А.А. Федотов                     |
|                                    |           | " <u>09</u> " <u>марта</u> 2024 г. |

Санкт-Петербург 2024

#### Оглавление

| 1. | Список иллюстраций:      | 2    |
|----|--------------------------|------|
| 2. | Цель упражнения:         | 3    |
| 3. | Алгоритм работы проекта: | 3    |
| 4. | Решение:                 | 3    |
| 5. | Вывол:                   | . 10 |

## 1. Список иллюстраций:

| Рис. 4.1. RTL структура LFSR модуля            | 3 |
|------------------------------------------------|---|
| Рис. 4.2. Вейформа для модуля.                 |   |
| Рис. 4.3. RTL Viewer для разработанного модуля |   |
| Рис. 4.4. Результат тестирования модуля.       |   |
| Рис. 4.5. Данные в памяти.                     |   |
| Рис. 4.6. Результат тестирования модуля        |   |
| Рис. 4.7. Данные в памяти гистограммы          |   |
| Рис. 4.8. Настройки Signal Tap II.             |   |
| Рис. 4.9. Настройки ISSP                       |   |
| Рис. 4.10. Signal Tap II, результат            |   |
| Рис. 4.11. RTL схема модуля                    | 9 |
| Рис. 4.12. Результат тестирования модуля.      |   |
| Рис. 4.13. Данные в памяти.                    |   |
| Рис. 4.14. Настройки Signal Tap II             |   |
| Рис. 4.15. Память при RST = 1                  |   |
| Рис. 4.16. Память при RST = 0                  |   |
| Рис. 4.17. Signal Tap II.                      |   |

#### 2. Цель упражнения:

Пройти цикл проектирования в рамках пакетов Quartus и ModelSim, включая следующие этапы:

- Создание проекта.
- Разработка описания модулей с использованием конструкций расширения SystemVerilog.
- Разработка теста на языке SystemVerilog и моделирование.
- Отладка проекта.

#### 3. Алгоритм работы проекта:

Разработать описание LFSR по следующему полиному (вариант 18):

$$x^7 + x^6 + x^3 + x + 1$$

Типом реализации логического элемента в обратной связи – XOR.

#### 4. Решение:

Разработаем LFSR модуль:

```
timescale 1ns / 1ns
module LFSR_7_6_3_1_0_F (
input bit CLK,
input bit RST,
input bit ENA,
output bit [7:1] LFSR_out
);
always_ff @(posedge CLK, posedge RST)
if (RST) LFSR_out <= 1'b1;
else if (ENA)
if (LFSR_out <= 1'b1;
else LFSR_out <= {LFSR_out[6:1], LFSR_out[7] ^ LFSR_out[6] ^ LFSR_out[3] ^ LFSR_out[1]};
endmodule</pre>
```

Данный модуль – сдвигающий регистр, с асинхронным сбросом. Сброс выполняется в 1 т.к. в противном случае LFSR перестанет работать.

Получившаяся RTL структура выглядит следующим образом:



Puc. 4.1. RTL структура LFSR модуля.

Теперь составим тестовый модуль для данного модуля:

```
1    `timescale 1ns / 1ns
2    module tb_LFSR_7_6_3_1_0_F ();
3    bit    CLK;
4    bit    RST;
5    bit    ENA;
6    bit [7:1] LFSR_out;
7
8    LFSR_7_6_3_1_0_F LFSR_7_6_3_1_0_F_inst (.*);
9
10   localparam CLK_PERIOD = 20;
11
12   initial forever #(CLK_PERIOD / 2) CLK = ~CLK;
13
14   bit [7:1] CNT_int = '0;
15
16   bit [7:1] LFSR_out_start = '0;
17
18   initial begin
19    RST = '1;
20    #(CLK_PERIOD * 3 / 4);
21    RST = '0;
22    #(CLK_PERIOD * 5 / 4);
23    ENA = '1;
4    forever begin
25     @(negedge CLK);
26    if (CNT_int == '0) LFSR_out_start = LFSR_out;
27    else if (LFSR_out_start == LFSR_out) break;
28    CNT_int += 1;
29    end
30    #(CLK_PERIOD * 5);
31    $stop;
32    end
33
34    endmodule
```

Данный модуль позволит нам посчитать период. Т.к. степень полинома 7, мы ожидаем период равный  $127(2^7-1)$ .

Получившаяся вейформа выглядит следующим образом:



Рис. 4.2. Вейформа для модуля.

Как мы видим, мы получили ожидаемый период в 127 единиц.

Теперь создадим модуль для создания гистограммы:

Здесь MAX\_NUMBER – параметр, определяющий максимальное число в гистограмме, а SIZE – размерность данных в гистограмме.

Данный модуль использует память mem\_arr, в которой каждый такт по введенному адресу (d\_in) добавляется единица, также присутствует возможность отчистки памяти, однако для полной отчистки понадобится MAX NUMBER тактов.

Получившаяся RTL схема выглядит следующим образом:



Puc. 4.3. RTL Viewer для разработанного модуля.

Как можно заметить, тут нет как таковой памяти, все строится на регистрах. Причина этого в том, что мы пытаемся одновременно читать значения из памяти и записывать в неё, из-за чего квартус решает, что это лучше сделать, используя регистровые схемы.

Это можно исправить, заменив строку 19 на следующую:

```
1 assign mem_in = RST ? '0 : (ENA ? mem_out + 1'b1 : mem_out);
```

Однако это приведет к тому, что вместо увеличения заданного значения на 1, мы будем записывать результат суммы в следующую цифру, поданную на вход. В контексте нашей задачи это практически не повлияет на результат (если мы изначально ожидаем корректность разработанного модуля), однако по моему мнению лучше использовать схему на регистрах. Как от неё избавиться будет рассмотрено позже.

Теперь напишем тест для созданного модуля:

Запустим этот тестовый модуль:



Рис. 4.4. Результат тестирования модуля.

Посмотрим данные в памяти:



Рис. 4.5. Данные в памяти.

Как мы видим, модуль гистограммы корректно обрабатывает входную последовательность, а также очищает данные по RST.

Теперь напишем модуль верхнего уровня, объединив LFSR и модуль гистограммы, чтоб проверить, что в LFSR все случайные числа равновероятны:

```
timescale 1ns / 1ns
module lab_MS_SV_3 (
input bit CLK,
input bit RST,
input bit ENA,
output bit [6:0] mem_out
);

bit [6:0] LFSR_out;
bit [6:0] d_in;

LFSR_7_6_3_1_0_F LFSR_7_6_3_1_0_F_inst (
CLK,
RST,
ENA,
LFSR_out
);

histogram_unit histogram_unit_inst (
CLK,
d_in,
RST,
ENA,
mem_out
);

endmodule
```

Теперь напишем тестовый модуль:

```
i 'timescale 1ns / 1ns
module tb_lab_MS_SV_3 ();
bit CLK;
bit RST;
bit ENA;
bit [6:0] mem_out;

lab_MS_SV_3 lab_MS_SV_3_unit (.*);

localparam CLK_PERIOD = 20;

initial forever #(CLK_PERIOD / 2) CLK = ~CLK;

initial begin
RST = '1;
ENA = '1;
K(CLK_PERIOD / 2);
RST = '0;
repeat(127 * 5) @(negedge CLK);
stop;
end
endmodule
```

Мы 5 раз повторяем период, который был получен ранее, ожидая, что в гистограмме все значения от 1 до 127 будут равны 5. Проверим это:



Рис. 4.6. Результат тестирования модуля.

| Memory Dat | a - /tb | _lab_ | MS_SV | _3/lab | _MS | _SV_3_ | _unit/h | istogr |
|------------|---------|-------|-------|--------|-----|--------|---------|--------|
| 00000000   | 0       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 80000000   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000010   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000018   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000020   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000028   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000030   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000038   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000040   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000048   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000050   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000058   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000060   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000068   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000070   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |
| 00000078   | 5       | 5     | 5     | 5      | 5   | 5      | 5       | 5      |

Рис. 4.7. Данные в памяти гистограммы.

Как мы видим, результат соответствует ожиданиям.

Теперь разработаем модуль для тестирования на плате:

```
module db_lab_MS_SV_3 (
    (* altera_attribute = "-name IO_STANDARD \"3.3-V LVCMOS\"", chip_pin = "23" *)
    input bit CLK

4 );

6 bit RST = 1'b1;
    bit ENA = 1'b1;
    bit [6:0] mem_out;

9

10 lab_MS_SV_3 lab_MS_SV_3_ints (.*);

SP_unit SP_unit_inst (
    .source ({RST, ENA}),
    .source_clk(CLK)

14 );

15 endmodule
```

Используя ISSP, будем редактировать сигналы RST и ENA, а благодаря Signal Тар II наблюдать за результатом:



Puc. 4.8. Настройки Signal Tap II.

Выполним загрузку разработанного модуля на плату и запустим тестирование, переведя RST в 0:



Рис. 4.9. Настройки ISSP.



Puc. 4.10. Signal Tap II, результат.

Как мы видим, LFSR выдает случайные числа, а mem\_out увеличивается с 0 до 13 т.е. ведется подсчет циклов с начала работы.

Теперь в соответствии с заданием в модуле histogram необходимо заменить mem\_arr на однопортовую память. Проблема состоит в том, что в один такт необходимо выполнить считывание значения из памяти и на основании этого записать в ту же ячейку новые данные. Выполнить это за один такт нереально, поэтому необходимо добавить PLL, который умножит внутреннюю частоту. Схема будет следующей: на фронте clk сохраняется значение на входе d\_in, после чего на спаде clk\_50 (clk с частотой в 2 раза большей) мы загрузим на вход памяти адрес, а на второй спад мы на вход памяти поместим обновленные данные:

Стоит отметить, что теперь память будет стираться в 2 раза быстрее (по 2 адреса за такт). Посмотрим на то, как выглядит RTL схема модуля:



Рис. 4.11. RTL схема модуля.

Как мы видим, такой способ действительно помог избавиться от регистровой схемы памяти, однако сильно усложнил проект т.к. требует PLL.

Теперь необходимо повторить тестирование этого модуля, чтоб проверить корректность его работы:



Рис. 4.12. Результат тестирования модуля.

| Memory Data - /tb_histogram_unit/histogram_unit_inst/RA |    |   |    |   |    |   |    |   |
|---------------------------------------------------------|----|---|----|---|----|---|----|---|
| 00000000                                                | 0  | 0 | 0  | 0 | 16 | 0 | 16 | 0 |
| 80000000                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000010                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000018                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000020                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000028                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000030                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000038                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000040                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000048                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000050                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000058                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000060                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000068                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000070                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |
| 00000078                                                | 16 | 0 | 16 | 0 | 16 | 0 | 16 | 0 |

Рис. 4.13. Данные в памяти.

Как мы видим, результаты соответствуют ожиданиям.

Тестирование модуля верхнего уровня также повторило предыдущие тесты, поэтому перейдем сразу к тестированию на плате.

Настроим Signal Tap II следующим образом:



Puc. 4.14. Настройки Signal Tap II.

Важной особенностью новой памяти является то, что её можно посмотреть через ISMC. Если сделать это при RST = 1, мы увидим следующий результат:



 $Puc.\ 4.15.\ \Pi$ амять при RST=1.

И это логично т.к. память постоянно сбрасывается.

Теперь поставим RST в 0 и считаем память:



*Puc.* 4.16. Память при RST = 0.

Как мы видим, 0 ячейка осталась 0 т.к. наш генератор не должен выдавать это число, а вот остальные ячейки имеют случайные значения, хотя ожидалось что они будут одинаковыми. Это связано с тем, что ISMC не работает на достаточных частотах и не может выгрузить всю память сразу, а делает это постепенно, откуда и возникают отличия.

B Signal Tap II увидим:



Puc. 4.17. Signal Tap II.

Мы видим, что было зафиксировано 16 отрезков, когда встречалось требуемое число. Оно встречается раз в цикл (как и ожидалось), а также соседние измерения имеют одинаковую форму т.к. цикл формирует одинаковую последовательность чисел.

#### 5. Вывод:

В ходе лабораторной работы успешно пройден цикл проектирования, начиная с создания проекта и разработки модулей с использованием расширений SystemVerilog. Использование SystemVerilog предоставило широкий спектр новых возможностей по сравнению с Verilog, облегчая процесс разработки и улучшая читаемость кода.

Отладка проекта осуществлялась с помощью инструментов In-System Sources and Probes Editor и SignalTap II, что значительно повысило эффективность процесса. Эти инструменты позволили быстро выявить и исправить ошибки, что является ключевым аспектом при работе с любым проектом.